feedback
评价本网页


需要帮助?


时钟及数据分配 [Product View]

Switch to Family View

差分及单端CMOS、ECL、PECL、CML、LVDS、HSTL、HCSL

安森美半导体提供高频单端CMOS器件,以及基于ECL设计技术、提供优异抖动及歪曲率性能的器件。提供的器件系列包括PureEdge™GigaComm™ECLinPS MAX™ECLinPS Plus™ECLinPS Lite™ECLinPS™MECL-10KH™/MECL-100KH™MECL™ 系列。

工具
 

GreenPoint Design Simulation Tool graphic/button
   Interactive Block Diagrams
Interactive Block Diagram Tool graphic/button
  Frequently Asked Questions
Frequently Asked Questions
 
 
运算功能  (40)
   
 

计数器 – 除法器 – 预分频器

安森美半导体提供差分算术功能,如计数器、除法器及预分频器。
技术文档及设计资源
应用注释 (24) 封装图纸 (14)
仿真模型 (61) 评估板文档 (1)
数据表 (40) 评估/开发工具 (7)
 
 
驱动器和扇出缓冲器  (156)
   
 

扇出缓冲器 – 时钟驱动器 – 信号驱动器

安森美半导体提供不同的驱动器和缓冲器。

技术文档及设计资源
应用注释 (33) 视频 (1)
仿真模型 (183) 评估板文档 (2)
数据表 (160) 评估/开发工具 (27)
封装图纸 (35)  
 
 
触发器、锁存器及寄存器  (45)
   
 

DFF - JKFF – 锁存器 – 寄存器 – 移位寄存器

安森美半导体提供差分触发器(DFF)、锁存器、寄存器及移位寄存器。
技术文档及设计资源
应用注释 (25) 封装图纸 (11)
仿真模型 (63) 评估/开发工具 (1)
数据表 (39)  
 
 
逻辑门  (32)
   
 

AND门 – NAND门 - OR门 - NOR门 - XOR门 - XNOR门 - INV门

安森美半导体提供差分逻辑门,包括AND、NAND、OR、NOR、XOR、XNOR及INV门。
技术文档及设计资源
应用注释 (25) 数据表 (35)
仿真模型 (54) 封装图纸 (8)
 
 
多工器及交点开关  (47)
   
 

多工器(MUX) – 交点开关

安森美半导体提供2:1、4:1、8:1及16:1差分多工器(MUX),以及2:2和2:10差分交点开关。
技术文档及设计资源
应用注释 (28) 封装图纸 (14)
仿真模型 (66) 评估/开发工具 (4)
数据表 (57)  
 
 
串并转换器  (4)
   
 

串行转换器 – 并行转换器

安森美半导体提供差分并行至串行及串行至并行转换器。
技术文档及设计资源
应用注释 (18) 数据表 (4)
仿真模型 (7) 封装图纸 (2)
 
 
Skew管理  (9)
   
 

可编程延迟线路

安森美半导体提供用于歪曲率管理的延迟线路。
技术文档及设计资源
应用注释 (19) 封装图纸 (3)
仿真模型 (10) 评估/开发工具 (2)
数据表 (8)  
 
 
转换器  (49)
   
 

逻辑电平转换器

安森美半导体提供差分逻辑电平转换器,可连接至ECL、PECL、CML、LVDS、HSTL、HCSL、TTL及CMOS器件。
技术文档及设计资源
应用注释 (25) 封装图纸 (14)
仿真模型 (57) 评估/开发工具 (1)
数据表 (43)  
 
 
之前浏览的产品
清除列表

新产品

NB7VPQ702M  1.8 V USB 3.1 Dual Channel Re-driver

  • Supports USB 3.1 Gen 1 and USB 3.1 Gen 2 data rates of 5 Gbps and 10 Gbps
  • User selectable equalization, de-emphasis and output swing to compensate for inter symbol interference losses
  • Enable pin for deep power saving mode