时钟扇出缓冲器,1:10 差分,3.3 V,带 HCSL 电平输出

添加至我的收藏

概览

NB4N111K 是一款差分输入时钟,1:10 HCSL 扇出缓冲器,适用于超低传播延迟变化。NB4N111K 适用于 FBDIMM 应用的 HCSL 时钟分发。输入可接受差分 LVPECL、CML 或 LVDS 电平。使用恰当的 VREFAC 电源,接受单端 LVPECL、CML、LVCMOS 或 LVTTL 电平(参见图 5、10、11、12 和 13)。时钟输入引脚结合了内部片上端接 50 Ω 电阻。

  • HCSL FBDIMM Memory CLOCK buffer
  • General High Performance HCSL Fanout buffer
  • Clock Distribution
  • PCIe I, II, II
  • Networking
  • High End Computing
  • Servers
  • Routers
  • FBDIMM Memory Card
  • Typical Input Clock Frequencies: 100, 133, 166, 200, 266, 333, and400 MHz
  • 340 ps Typical Rise and Fall Times
  • 800 ps Typical Propagation Delay
  • delta tpd 100 ps Maximum Propagation Delay Variation Per Each Differential Pair
  • <1 ps RMS Additive Clock jitter
  • Operating Range: VCC = 3.0 V to 3.6 V with VEE = 0 V
  • Differential HCSL Output Level

产品列表

如需购买产品或样品,请先登录您的安森美账号。

搜寻

Close Search

产品:

2

分享

Product Groups:

Orderable Parts:

2

产品

状态

CAD Models

Compliance

Package Type

Case Outline

MSL Type

MSL Temp (°C)

Container Type

Container Qty.

ON Target

Type

Channels

Input / Output Ratio

Input Level

Output Level

VCC Typ (V)

tJitterRMS Typ (ps)

tskew(o-o) Max (ps)

tpd Typ (ns)

tR & tF Max (ps)

fmaxClock Typ (MHz)

fmaxData Typ (Mbps)

Reference Price

NB4N111KMNG

Loading...

Active

CAD Model

Pb

A

H

P

QFN-32

1

260

TUBE

74

Y

Buffer

1

1:10

LVDS

HCSL

3.3

1

100

0.8

700

400

-

Price N/A

More Details

NB4N111KMNR4G

Loading...

Active

CAD Model

Pb

A

H

P

QFN-32

1

260

REEL

1000

Y

Buffer

1

1:10

LVDS

HCSL

3.3

1

100

0.8

700

400

-

Price N/A

More Details

Show More

1-25 of 25

Products per page

Jump to :