5.0 V ECL ÷2,÷4,÷8 时钟生成芯片

Favorite

概览

MC100EL38 是一款低歪曲率 2 分频、4/6 分频时钟生成芯片进行分频,明确适用于低歪曲率时钟生成应用。内部分频器互相同步,因此公共输出边全部精确对齐。该器件可由差分或单端 ECL 驱动,如果使用正向电源,则由 PECL 输入信号驱动。仅为此器件提供 VBB 引脚,即内部产生的供应电压。对于单端输入情况,未使用的差分输入将作为开关参考电压联接 VBB。VBB 还可将 AC 耦合输入重偏置。使用时,通过 0.01 F 电容器对 VBB 和 VCC 进行去耦合,并将源或汲电流限制为 0.5 mA。不使用时,VBB 应保持开路。公共启用 (ENbar) 是同步的,因此内部分频器仅在内部时钟已在低电平状态时启用/禁用。这样会避免当设备启用/禁用时在内部时钟上产生短时钟脉冲,这种情况可能发生在异步控制中。内部矮脉冲可能导致内部分频器级之间的同步丢失。内部启用触发器在输入时钟的下降边进行计时,因此,所有相关规格限制都参考到时钟输入的负边。每当 2 分频 4/6 输出分频均从低电平转换为高电平时,Phase_Out 输出都将进入高电平一个时钟周期。此输出可实现系统内的时钟同步。启动时,内部触发器将达到随机状态;因此,对于使用多个 EL38 的系统来说,必须断定主时钟重置 (MR) 输入以确保同步。对于仅使用一个 EL38 的系统,不需要作为内部分频器设计运行的 MR 引脚将确保同步。

  • 50 ps Output-to-Output Skew
  • Synchronous Enable/Disable
  • Master Reset for Synchronization
  • ESD Protection: > 2 KV HBM, > 100 V MM
  • The 100 Series Contains Temperature Compensation
  • PECL Mode Operating Range: VCC = 4.2 V to 5.7 V with VEE = 0 V
  • NECL Mode Operating Range: VCC = 0 V with VEE = -4.2 V to -5.7 V
  • Internal Input Pulldown Resistors on CLK, ENbar, MR, and DIVSEL
  • Q Output will Default LOW with Inputs Open or at VEE
  • Meets or Exceeds JEDEC Spec EIA/JESD78 IC Latchup Test
  • Flammability Rating: UL-94 code V-0 @ 1/8", Oxygen Index 28 to 34
  • Transistor Count = 388 devices
  • Pb-Free Packages are Available

Product List

If you wish to buy products or product samples, please log in to your onsemi account.

搜寻

Close Search

产品:

1

分享

Product Groups:

Orderable Parts:

1

产品

状况

CAD Models

Compliance

Package Type

Case Outline

MSL Type

MSL Temp (°C)

Container Type

Container Qty.

ON Target

Type

Input Level

Output Level

VCC Typ (V)

fMax Typ (MHz)

tpd Typ (ns)

tR & tF Max (ps)

Reference Price

MC100EL38DWR2G

Loading...

Active

CAD Model

Pb

A

H

P

SOIC-20W

3

260

REEL

1000

Y

Divider

ECL

ECL

5

1200

0.9

550

Price N/A

More Details

Show More

1-25 of 25

Products per page

Jump to :